间的布线架构。这种解决方案克服了基于形状的布线器在性能和容量上的局限,以及基于网格的布线器在准确性和灵活性方面的局限,允许设计者为高级制造工艺和设计约束建模,用于设计过程的前端以获得最佳控制和优异结果。cadence precision router还具备专业混合信号布线、增量式核内电气分析,以及可制造性设计和高成品率设计优化等特性,特别适用于高性能模块级和全芯片设计。 cadence precision router和cadence chip optimizer均建立在cadence的“catena”技术孵化器项目中研发出的创新技术之上,并可以广泛应用于各种不同的设计类型和工艺节点。通过在设计流程中采用cadence precision router, 集成器件制造商idm已经在消费、商用以及计算市场实现了45纳米节点的流片(tapeouts)。 “工艺的可变性,日益复杂的设计规则,光刻和化学机械抛光所产生的制造效应已成为设计中需要考虑的首要因素。”cadence高级研发部门的首席技术官ted vucurevich表示,“为了处理这些问题,我们为cadence precision r
在芬兰举行的国际soc会议上,catena radio design公司的cto kianush做了主题演讲:soc中低功耗rf收发器的设计策略,它涉及到当前的一个问题即高度集成对数字电路来讲很有利,但是对rf设计者来讲却是个头疼的问题,主要问题包括串扰(数字噪声引入电源和信号线),无法接受的电源特性以及成本问题。 kianush在演讲中提到的最大挑战是射频共存(比如gps, 蓝牙和蜂窝通信)的问题。当想要更多的集成多个收发器在一个die中来降低成本时,将所有的射频部分完美地放在一起会由于接口问题而变成一个大难题。另外,在大小适当的晶片上实现这样的射频设计也是个问题,因为vdd总是与更小器件尺寸匹配,所以太低的vdd会降低射频的信号处理能力,引起更多的泄漏(因为更薄的氧化层),增加1/f闪烁噪声。 器件尺寸的缩放对rf收发器的功率耗散并没有帮助,因为发送器的功率由政府法规确定,它并不像数字电路一样功耗完全由技术决定。 soc中的rf收发器 包含了模拟、rf、混合信号以及dsp电路。这是个很难做的混合物,所以现在有趋势将收发器做的尽量数字化,这个趋势就是软件无线电(sdr),它
在芬兰举行的国际soc会议上,catena radio design公司的cto kianush做了主题演讲:soc中低功耗rf收发器的设计策略,它涉及到当前的一个问题即高度集成对数字电路来讲很有利,但是对rf设计者来讲却是个头疼的问题,主要问题包括串扰(数字噪声引入电源和信号线),无法接受的电源特性以及成本问题。 kianush在演讲中提到的最大挑战是射频共存(比如gps, 蓝牙和蜂窝通信)的问题。当想要更多的集成多个收发器在一个die中来降低成本时,将所有的射频部分完美地放在一起会由于接口问题而变成一个大难题。另外,在大小适当的晶片上实现这样的射频设计也是个问题,因为vdd总是与更小器件尺寸匹配,所以太低的vdd会降低射频的信号处理能力,引起更多的泄漏(因为更薄的氧化层),增加1/f闪烁噪声。 器件尺寸的缩放对rf收发器的功率耗散并没有帮助,因为发送器的功率由政府法规确定,它并不像数字电路一样功耗完全由技术决定。 soc中的rf收发器 包含了模拟、rf、混合信号以及dsp电路。这是个很难做的混合物,所以现在有趋势将收发器做的尽量数字化,这个趋
司eda总监leon stok也指出:“cadence和ibm的深层次合作在缩短设计周期和优化成品率方面成果显著。cadence chip optimizer和cadence precision router为与我们内部工具包的紧密整合提供了一个卓越的、模块化的平台。cadence和ibm的合作为建立下一代面向电气和制造需求的物理实现方案提供了一个优秀的范例。” cadence precision router和cadence chip optimizer均建立在cadence的“catena”技术孵化器项目中研发出的创新技术之上,并可以广泛应用于各种不同的设计类型和工艺节点。通过在设计流程中采用cadence precision router, 全球领先的集成器件制造商(idm)已经在消费、商用以及计算市场实现了45纳米节点的流片(tapeouts)。 cadence precision router是cadence日益扩大的设计与制造闭合技术家族的一部分,帮助设计者在整个设计流程中处理设计性能以及制造与成品率等问题。cadence precision router基
统一电子产品开发解决方案的主要开发商 altium 有限公司宣布altium designer 支持由 transim technology 和 catena software ltd 联合研发的simetrix/simplis 电源仿真系统。 altium designer 是 altium 公司的统一电子产品开发系统,它通过将板级硬件设计、嵌入式软件开发和 fpga 系统设计集成在单一的统一环境中,为电子设计师提供一种新的系统设计方法。这种统一设计方法可以让板级设计师发掘 fpga 作为系统平台的潜力,并且不需要专业的 fpga 技能。它缩短了产品上市时间,并消除了设计团队经常碰到的不同工具集的集成障碍。 电力管理和电源设计属于几乎所有电子产品设计项目的关键任务,尤其是涉及 fpga 等器件的设计更是如此,因为这种设计可能需要若干独立电源模块。 simetrix/simplis 是一种功能强大的仿真引擎,经过优化,可以为电源切换电路提高无可比拟的仿真速度。使用 altium designer 的工程师现在除了可以利用 altium 的内置 spice 3f5 仿真器外,还
米低功耗强化制程(65nm lpe)不但使得低功耗的芯片设计可以提升效能,其与ibm合作所提供的rf开发套件,克服以往需要另外使用一颗无线芯片的问题。对于大部分业者而言,将rf无线功能整合至一颗系统单芯片上一直是很高的挑战,而此一解决方案使用ibm已验证过的技术,并整合无线功能wimax、wifi、gps等模块硅智财(ip)至虹晶的soc平台上,此一rf soc平台已经在特许的65nm lpe制程上通过硅验证(silicon proven)。 特许半导体更进一步整合提供rf模块ip的荷兰商catena与提供soc平台的虹晶科技成立“wispa无线单芯片平台联盟”(wireless soc platform alliance, wispa),联盟伙伴共同致力于提供此一非常具有市场竞争力的rf soc解决方案,并使其在特许65nm lpe制程上达成设计与生产的最佳化,不但拥有移动式产品最需要的低功耗特性,此一将无线功能整合至系统芯片上的解决方案,对于缩减终端电子产品的体积有相当大的助益。 在效能提升与节能方面,以虹晶的多电源多电压(multi-supply multi-voltage, m